Meenakshi A 和 Tarun KR
采用定点算法实现格波数字滤波器的 VLSI 实现,以提高最大采样频率
低复杂度和高速度是数字滤波器的关键要求。这些滤波器可以使用全通部分实现。本文提出了基于三端口串联适配器的定点格子波数字滤波器的设计和最小硬件实现。这里,二阶全通部分被三端口串联适配器取代。通过使用规范有符号数字 (CSD) 技术将常数乘法器转换为移位和加法,实现了设计级面积优化。所提出的实现通过减少组件(加法器和乘法器)的数量来减少关键循环的延迟。